blob: c21cd1c6b7d94a30f64d1cc72edc4f46355806f5 (
plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
|
; RUN: firrtl -i %s -o %s.v -X verilog &> %s.out ; cat %s.v | FileCheck %s
circuit top :
module top :
output rdata : UInt<32>
input index : UInt<2>
input ren : UInt<1>
input clk : Clock
smem m : UInt<32>[4],clk
read accessor c = m[index]
rdata := UInt(0)
when ren :
rdata := c
: CHECK: module top(
: CHECK: output [31:0] rdata,
: CHECK: input [1:0] index,
: CHECK: input [0:0] ren,
: CHECK: input [0:0] clk
: CHECK: );
: CHECK: wire [31:0] c;
: CHECK: reg [31:0] m [0:3];
: CHECK: reg [1:0] index_1;
: CHECK: `ifndef SYNTHESIS
: CHECK: integer initvar;
: CHECK: initial begin
: CHECK: #0.002;
: CHECK: for (initvar = 0; initvar < 4; initvar = initvar+1)
: CHECK: m[initvar] = {1{$random}};
: CHECK: index_1 = {1{$random}};
: CHECK: end
: CHECK: `endif
: CHECK: assign c = m[index_1];
: CHECK: assign rdata = c;
: CHECK: always @(posedge clk) begin
: CHECK: if(ren) begin
: CHECK: index_1 <= index;
: CHECK: end
: CHECK: end
: CHECK: endmodule
: CHECK:
|